Sezione

Indirizzi Base Registri Interni
Area Comunicazione BIOS Funzioni BIOS Funzioni DOS
Prefazione Capitolo 1 Capitolo 2 Schede
Libreria ASM Libreria MAC Palestra Progetti ASM
Info Download INDICE

Registri Interni

Home » Programma il Computer » Tutorial Assembly

Tutorial Assembly - Registri

  Messa a Punto - PARALLELA

PARALLELA ECP 7/9 [40 di 46] 

 

bulletIl primo dei 2 Registri ECP con indirizzo "nascosto", 0778H/0678H, offre in modo7 (Modo Configurazione ECP) un importante strumento di controllo; la sua lettura fornisce importanti informazioni funzionali sulla porta parallela:

 

bit7 bit6 bit5 bit4 bit3 bit2 bit1 bit0 0778H/LPT1  -  0678H/LPT2
Registro di Configurazione A
            x x ripristino Host: byte(s) non spediti, ancora presenti nel FIFO
00 = trasmissione completata
01 = ancora un byte valido
10 = ancora 2 bytes validi
11 = ancora 3 bytes validi
          x     ripristino Host: nella trasmissione un byte nella pipeline di trasmissione...
0 = non deve influenzare il bit1 (FIFO full) del registro controllo esteso
1 = viene segnalato "FIFO full"
        x       riservato
  x  x x         000 = accetta  parole di larghezza massima 16 bit
001 = accetta  parole di larghezza massima   8 bit
010 = accetta  parole di larghezza massima 32 bit
011 - 111 = riservate per future espansioni
x               Interrupt attivo sul livello (=1) o sul fronte (=0)
bulletAnalizzando in modo più approfondito le informazioni di questo registro annotiamo:
bulletbit0÷bit2: sono importanti per riprendere correttamente la trasmissione quando si verifica un errore (ripristino dell'Host). Il problema sta nel fatto che la porta d'uscita (Host) è a 8 bit mentre le istruzioni di I/O possono essere anche a 16 o 32 bit
Se il nostro programma fa uso di queste istruzioni solo un byte alla volta (dei 2, 4) può essere trasmesso, così la lettura dei 2 bit meno significativi (bit0÷bit1) può comunicargli quanti bytes devono ancora essere trasmessi (cioè quanti sono ancora in giacenza nel buffer FIFO); numero di bytes ancora in giacenza nel buffer FIFO.
La gestione ottimale del problema prevede inoltre la conoscenza del modo di gestione di questi eventuali bytes in giacenza: il bit2 ha proprio il compito di segnalare se la presenza  di bytes nel registro (FIFO) di trasmissione è tollerata (=0) oppure no (=1). 
bulletbit4÷bit6: questo dato caratterizza fortemente la scheda che implementa la ECP; questi 3 bit indicano la larghezza interna del bus di ricetrasmissione e, quindi, la massima dimensione della parola da spedire sulla porta; solitamente il bus interno è a 8 bit, ma alcuni modelli possono offrire anche bus a 16 o a 32 bit. La lettura preventiva di questi bit assicura il più efficiente del nostro dispositivo.
bulletbit7: è importante per sapere in che modo vogliamo produrre l'eventuale richiesta di interruzione, in funzione del tipo di bus che viene coinvolto (ricordiamo la descrizione delle tecniche d'interruzione).

    

Pagina Precedente Registri Pagina Successiva PARALLELA ECP 7/9   Torna alla Home della Sezione Assembler - DownLoad Torna al Menu di "Programma il Computer"
40 di 46
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46

    

Registri Interni » Porta Seriale | Porta Parallela | Stampanti
TUTORIAL » Indirizzi Base | Registri Interni | Area Comunicaz. BIOS | Funzioni BIOS | Funzioni DOS
Prefazione | CAP 1 | CAP 2 | Schede | Palestra
Libreria ASM | Libreria MAC | Progetti ASM | Download | Info | Indice
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati