LOGICA TTL - DECODER a 7 SEGMENTI |
DECODER TTL 9368 2/8 [43 di 87] |
|
![]() |
|
![]() |
Come succede per il CMOS 4511 prima di raggiungere il Decoder le linee d'ingresso attraversano una Memoria D-Latch; l'utilizzo di questo tipo di memoria non è molto frequente e questo è uno dei casi più peculiari; è noto che i suoi quattro elementi (flip-flop) sono attivati sul livello della linea di sincronismo (LE, Latch Enable, pin5), che li controlla contemporaneamente:
|
|
![]() |
Da notare la notazione logica che mette in evidenza queste specifiche (graficamente, con la presenza del pallino sulla linea d'ingresso, e formalmente, soprasegnando il segnale LE): in condizioni di funzionamento normale (oppure se l'azione della memoria non è desiderata) questo pin3 va posto a massa! |
![]() |
Si tratta di uno dei più frequenti errori dei giovani virgulti che, dimenticandolo scollegato, si disperano perché il digit collegato al Decoder rimane bloccato anche quando è attivo un conteggio in ingresso!! |
|
![]() |
La presenza della Memoria è decisamente importante nelle applicazioni non governate da microcontrollori; in queste ultime è invece sostanzialmente inutile perché le stesse porte d'uscita di un microcontrollore o la porta parallela di un PC, da cui assumerà i 4 bit necessari per esercitare il controllo del suo digit, sono esse stesse intrinsecamente "Memoria". |
![]() |
L'utilità di questa Memoria si può evidenziare collegando questo componente a valle di un Contatore in grado di proporre in ingresso un codice a 4 bit riproposto ciclicamente, dal valore minimo (0000)2 a quello massimo (1111)2, con cadenza imposta dalla frequenza dell'onda quadra applicata, per esempio ogni secondo se il clock è di 1 Hz:
|
|
![]() |
Data Sheet [43 di 87] |
![]() |
Logica TTL - DECODER TTL 9368 2/8 |
![]() |
![]() |
![]() |
||
Logica TTL - DECODER TTL 9368 |
|
|
|
Home
![]() |
|
|||||||
|
Motore Ricerca |
|