| sono
TTL di tipo LS: tre (pin
10, 12 e 15)
sono ingressi di altrettanti inverter dell'integrato 74LS14
(contenente 6 inverter
trigger di Schmitt), uno (il pin 11)
è uno degli 8 ingressi dell'integrato 74LS240
(un ottuplo buffer
invertente tri-state); il rimanente (il pin
13) è uno dei 4 buffer
non invertenti tri-state dell'integrato 74LS125. |
| naturalmente
per gli ingressi non si hanno problemi di corrente: è
sufficiente assicurarsi che gli eventuali
bit a 1 logico forniti in ingresso abbiano un livello di tensione compreso tra +2,4
e +5 Volt e quelli
a 0 logico
siano compresi tra +0 e +0,8
Volt. |
| è
interessante notare che tutte queste linee sono "pull-up-pate"
subito aldilà del connettore, orrendo termine gergale per
sottolineare la presenza di un resistore di 4.7 kOhm collegato
da una parte alla linea e dall'altra al polo positivo
dell'alimentazione (+5 Volt). |
| il
pull-up interno serve ad assicurare un livello logico certo a
ciascuna linea (un 1 logico) anche in assenza di
segnali ad esse collegati |
| l'osservazione
del dettaglio relativo al Registri
di
indirizzo 0379H/0279H mostra che i segnali applicati ai pin
10, 12 e 15
del connettore sono invertiti
2 volte, prima dall'inverter
trigger di Schmitt 74LS14
e poi dal
buffer invertente tri-state 74LS240,
rimanendo quindi logicamente inalterato quando viene letto dalla Cpu. |
| poiché
anche il segnale applicato al pin 13
non è invertito dal suo buffer tri-state 74LS125,
solo quello posto sul pin 11
è effettivamente letto dalla Cpu con valore logico opposto. |
| da notare che il pin
10 del connettore (Acknowledge)
può essere usato anche per
generare
interruzione. |