|
Transmission Signal Element
Timing (TC) |
Clock DCE di trasmissione
dati |
[IN
=
DCE>DTE] |
[pin15/DB25] |
[
/DB9] |
questo segnale (detto anche
Transmission Clock) è significativo
solo se il dispositivo
DCE
è un
modem operante con protocollo sincrono; si
tratta di un'onda quadra (clock)
generata dal modem
DCE
per imporre e
controllare con precisione (sincronizzare) la velocità
di trasmissione del computer DTE,
obbligandolo a mettere ciascun bit
del dato in uscita (sulla sua linea
Transmitted Data) esattamente quando
riceve il fronte di discesa del
segnale, cioè durante la transizione da 1 a
0 logico (da OFFa ON, da
SPACE a MARK,
da
-12V a +12V). In questo
modo ciascun bit del
dato in uscita è mantenuto sulla linea per
un intero periodo di clock e la
presenza del fronte di salita
(transizione 0>1 logico,
ON>OFF, MARK>SPACE,
+12V>-12V)
sta ad indicare indicare la sua posizione centrale. |
Transmitter Signal Element
Timing
(ETC) |
Clock DTE di trasmissione
dati |
[OUT=DTE>DCE] |
[pin24/DB25] |
[
/DB9] |
questo segnale (detto anche
External Transmitter Clock) è utilizzato quando il modem
DCE
non è in grado di assicurare la presenza
degli altri due, TC e
RC (vedi sopra e sotto), oppure essi non sono in uso; in
questo caso spetta al computer DTE
il compito di imporre (sincronizzare) la velocità
di trasmissione dati del modem
DCE. |
Receiver Signal Element
Timing (RC) |
Clock DCE di ricezione dati |
[IN
=
DCE>DTE] |
[pin17/DB25] |
[
/DB9] |
questo segnale (detto anche Receiver Clock)
è significativo
solo se il dispositivo
DCE
è un
modem operante con protocollo sincrono; si
tratta di un'onda quadra (clock)
generata dal modem
DCE
per imporre e
controllare con precisione (sincronizzare) la velocità
di ricezione del computer DTE,
obbligandolo a rilevare ciascun bit
del dato in ingresso (sulla sua linea
Received
Data) esattamente quando riceve il
fronte di discesa del segnale, cioè durante la transizione
da 1 a 0 logico (da OFFa ON,
da
SPACE a MARK,
da
-12V a +12V). In questo
modo ciascun bit del
dato in ingresso è mantenuto sulla linea
per un intero periodo di clock e
potrà essere testato in presenza del fronte di
salita (transizione 0>1
logico, ON>OFF, MARK>SPACE,
+12V>-12V),
cioè esattamente nella sua posizione centrale. |