LOGICA TTL - MULTIPLEXER |
74LS157 2/2 [9 di 87] |
|
|
Lo schema logico del
componente evidenzia le logiche AND-OR
tipiche di un commutatore digitale: nel
caso specifico, data la presenza di 2 soli ingressi per ogni via, è più
proprio parlare di deviatore digitale. E'
facile verificare che:
|
|
|
Nel disegno degli schemi suggerisco l'impiego del seguente schema a blocchi: |
|
|
La tabella raccoglie le principali caratteristiche elettriche del componente (i tempi sono stati rilevati con carico di 2kohm/ 15 pF): |
|
Caratteristiche Elettriche | Valori |
potenza dissipata | 80 mW (massima, assorbe 16 mA a 5V) |
49 mW (tipica, assorbe 9.7 mA a 5V) | |
corrente erogata tipica in uscita | 0,4 mA (tipica TTL con uscita a "1") |
corrente assorbita tipica in uscita | 8 mA (tipica TTL con uscita a "0") |
tempo di propagazione massimo da ingresso a uscita | 14 ns, su entrambi i fronti |
tempo di propagazione massimo da strobe a uscita | 20 ns (fronte di salita) e 21 ns (fronte di discesa) |
tempo di propagazione massimo da select a uscita | 23 ns (fronte di salita) e 27 ns (fronte di discesa) |
|
I seguenti link consentono di valutare il costo corrente di mercato: la presenza di taluni riferimenti piuttosto che altri è del tutto casuale, frutto di un campionamento eseguito in rete: |
|
I seguenti link rendono disponibili i Data Sheet originali, in formato PDF: |
|
|
Data Sheet [9 di 87] | Logica TTL - 74LS157 2/2 | |||||||
Logica TTL - 74LS157 |
|
|
|
Home |
|
|||||||
|
Motore Ricerca |
|