LOGICA TTL - DECODER a 7 SEGMENTI |
DECODER TTL 74LS49 2/3 [40 di 87] |
|
|
|
Le uscite del Decoder TTL 74LS49 sono attive alte, di tipo open-collector, cioè il suo stadio finale è caratterizzato dalla presenza di un transistor con emettitore collegato a massa e con collettore lasciato aperto in uscita (cioè non collegato a nulla); esso non è adatto alla gestione diretta di un normale digit, essendo stato progettato per pilotare una logica TTL o per essere anteposto ad un driver per il controllo di lampade. | |
Secondo il data sheet a livello alto (1 logico) può erogare al massimo 0,250mA, una corrente decisamente insufficiente per i segmenti-led di un normale digit a catodo comune; a livello basso (0 logico) è garantita una corrente assorbita di 8mA, ma il dato sembra irrilevante nei confronti del servizio atteso da questo componente. |
Nel normale funzionamento, l'unico piedino di controllo, BI (pin3), può essere inattivo, lasciandolo scollegato o meglio collegandoli a +5V. |
Ogni componente logico è progettato a partire da una Tabella chiamata a stabilire il livello logico che tutte le sue uscite assumeranno in funzione delle possibili combinazioni dei propri ingressi; questa struttura, detta Tabella di verità, è sempre fornita dai data sheet, presentata spesso come Truth Table o Function Table. | |
Poiché essa è grado di sintetizzare il loro funzionamento è molto importante saperla consultare e cercare di capirne il contenuto: ogni considerazione proposta in precedenza è frutto di una attenta lettura di queste Tabelle. | |
Quella del Decoder TTL 74LS49 è presentata qui di seguito: |
INGRESSI | USCITE (attive alte) | ||||||||||||
n° | BI | D | C | B | A | a | b | c | d | e | f | g | |
0 | 0 | X | X | X | X | 0 | 0 | 0 | 0 | 0 | 0 | 0 | |
1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | ||
1 | 1 | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | |
2 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | |
3 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | |
4 | 1 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | |
5 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | |
6 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | |
7 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | |
8 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | |
9 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 1 | |
10 | 1 | 1 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 0 | 1 | |
11 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | |
12 | 1 | 1 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | |
13 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | |
14 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | |
15 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
|
Data Sheet [40 di 87] | Logica TTL - DECODER TTL 74LS49 2/3 | |||||||
Logica TTL - DECODER TTL 74LS49 |
|
|
|
Home |
|
|||||||
|
Motore Ricerca |
|