|
L'utilità di
questa Memoria si può evidenziare collegando
questo componente a valle di un Contatore
in grado di proporre in ingresso un codice a 4 bit
riproposto ciclicamente, dal valore minimo (0000)2
a quello massimo (1111)2,
con cadenza imposta dalla frequenza dell'onda quadra
applicata, per esempio ogni secondo se il
clock è di
1 Hz:
|
mantenendo
a massa l'ingresso
LE del
Decoder
il digit ad
esso collegato mostrerà le corrispondenti cifre esadecimali, variabili con
la stessa cadenza |
|
non appena
LE viene scollegato da massa il numero sul
digit
non subirà aggiornamenti, ma il conteggio in ingresso continuerà
regolarmente |
|
mantenendo
alto questo ingresso, ogni volta che si
fornisce un breve impulso basso
(tipicamente di durata di almeno di 30ns) il
numero sul digit
cambierà in funzione del codice presente in quel momento sugli ingressi
DCBA,
rimanendo invariato fino al successivo impulso |
|
naturalmente il
Contatore
coinvolto nella prova deve essere Binario TTL,
per esempio un 74LS93,
high-speed
4-bit ripple type counters |
|