LOGICA TTL - FLIP FLOP D-LATCH |
74LS373 2/2 [19 di 87] |
|
|
Nella norma il buffer 3-state d'uscita non è necessario, per cui
OE si collega fisso
a massa; può tornare utile nella improbabile necessità di predisporre
più memorie in parallelo, su una
struttura a bus, attivandone
all'occorrenza solo una, alternativa alle altre. Infatti:
| |||||||||
Va invece sottolineata la sostanziale differenza con l'ottuplo
flip-flop D-type 74LS374, con il quale è spesso
tecnicamente confuso e scambiato: la natura Latch
dei singoli flip-flop lo rende attivo sui livelli
per cui, a parità di segnale di sincronismo (clock,
di solito un segnale alto a riposo con un breve impulso
basso
generato al momento desiderato per la memorizzazione) va sottolineato che:
| |||||||||
Una tipica applicazione (con uscite 3-state trasparenti, cioè OE a massa) è presentata in figura; le linee d'ingresso sono presumibilmente quelle del Bus Dati di un microprocessore o di un single-chip, mentre le linee d'uscita rendono disponibile un byte d'informazione utile per accendere 8 led, o pilotare 8 relè, o controllare i 7 segmenti (e il decimal point) di un digit, e così via. |
|
|
Nel precedente disegno suggerisco lo schema a blocchi da utilizzare, disponibile anche nella seguente versione: |
|
|
La tabella raccoglie le principali caratteristiche elettriche del componente (i tempi sono stati rilevati con carico di 667ohm/ 45 pF): |
|
Caratteristiche Elettriche | Valori |
potenza dissipata | 200 mW (massima con ingressi e enable a "0"e con uscita Hi-Z, assorbe 40 mA a 5V) |
corrente erogata tipica in uscita | 2,6 mA (con uscita a "1") |
corrente assorbita tipica in uscita | 24 mA (tipica buffer con uscita a "0") |
tempo di propagazione massimo da ingresso Dato a uscita | 18 ns (fronte di salita) e 18 ns (fronte di discesa) |
tempo di propagazione massimo da enable a uscita | 30 ns (fronte di salita) e 30 ns (fronte di discesa) |
tempo di abilitazione massimo da out enable a uscita | 28 ns (verso uscita a "1") e 36 ns (verso uscita a "0", 5 pF) |
tempo di disabilitazione massimo da out enable a uscita | 20 ns (da uscita a "1") e 25 ns (da uscita a "0", 5 pF) |
|
I seguenti link consentono di valutare il costo corrente di mercato: la presenza di taluni riferimenti piuttosto che altri è del tutto casuale, frutto di un campionamento eseguito in rete: |
|
I seguenti link rendono disponibili i Data Sheet originali, in formato PDF: |
|
|
Data Sheet [19 di 87] | Logica TTL - 74LS373 2/2 | |||||||
Logica TTL - 74LS373 |
|
|
|
Home |
|
|||||||
|
Motore Ricerca |
|