| Questo componente contiene 8
elementi di memoria (flip-flop) di tipo
D-Latch, controllati contemporaneamente
da un unico piedino di abilitazione (pin 11, Enable
G). |
| La caratteristica dei flip-flop
D-Latch è quella di agire sul livello
della linea di comando,
G:
| quando
G è a livello 1,
scollegato o fissato al positivo dell'alimentazione, il dato
D passa inalterato
sull'uscita corrispondente Q, in modo
completamente asincrono: ciascun elemento di memoria
si comporta come una porta aperta (l'uscita
insegue l'ingresso), cosicché si dice essere
trasparente (... come non ci fosse!);
proprio per questo suo comportamento i manuali definiscono questo componente
Octal Transparent Latches. |
| quando
G è forzata a massa, 0,
l'uscita Q
tiene (memorizza) il valore logico che aveva l'ingresso
corrispondente D nel momento del
passaggio da un livello (alto) all'altro (basso), cioè sul
fronte di discesa. |
|
| I D-Latch di questo
componente, con un'immagine figurata, si possono dunque ritenere
porte con memoria: con l'abilitazione
alta, sulle uscite passa ogni variazione
degli ingressi, fino all'arrivo di un fronte di
discesa, in corrispondenza del quale l'ultimo dato presente viene
mantenuto in uscita per tutto il tempo in cui l'abilitazione rimane
bassa. |
| In aggiunta alla sua tipica funzione di
memoria il componente offre anche uscite
amplificate non invertenti
di tipo 3-state, controllate
contemporaneamente da un ulteriore piedino di abilitazione (pin
1,
Out Enable, OE), attivo basso; la funzione da
OE è del tutto simile a quella esercitata
dalle abilitazioni
Gx del
buffer 74LS244:
| quando è attiva (cioè a massa, 0)
consente il passaggio in uscita del livello logico presente sull'uscita
interna del flip-flop. |
| quando non è attiva (cioè scollegate o a 1) è quella
di mettere in alta impedenza le
8 uscite esterne del componente; il valore presente sulle uscite dei
rispettivi flip-flop rimane così congelato,
in attesa di tempi migliori.... |
|